Bitte benutzen Sie diese Kennung, um auf die Ressource zu verweisen:
http://dx.doi.org/10.18419/opus-2872
Langanzeige der Metadaten
DC Element | Wert | Sprache |
---|---|---|
dc.contributor.author | Schneider, Eric | de |
dc.date.accessioned | 2012-06-20 | de |
dc.date.accessioned | 2016-03-31T07:59:40Z | - |
dc.date.available | 2012-06-20 | de |
dc.date.available | 2016-03-31T07:59:40Z | - |
dc.date.issued | 2012 | de |
dc.identifier.other | 370603311 | de |
dc.identifier.uri | http://nbn-resolving.de/urn:nbn:de:bsz:93-opus-75042 | de |
dc.identifier.uri | http://elib.uni-stuttgart.de/handle/11682/2889 | - |
dc.identifier.uri | http://dx.doi.org/10.18419/opus-2872 | - |
dc.description.abstract | Bei der Chipproduktion können systematische Defekte auftreten, die das Zeitverhalten der Schaltung beeinflussen, sodass die Chips bei Echtzeitbedingungen kleinste Verzögerungsfehler (sog. Small Delays) verursachen. Um fehleranfällige Stellen innerhalb eines Chips ausfindig zu machen und das Layout und die Prozessparameter bei der Herstellung entsprechend anpassen zu können, müssen fehlerhafte Chips diagnostiziert werden. Die genaue logische Diagnose von kleinsten Verzögerungsfehlern ist aufgrund der hohen Komplexität sehr aufwändig, weshalb hierbei typischerweise auf einfache Fehlermodelle, wie z.B. dem Transitionsfehlermodell, zurückgegriffen wird, welche Small Delay Fehler jedoch nur unzureichend abdecken und bei Variationen im Chip irreführend sein können. In dieser Arbeit wird ein neuartiges logisches Diagnoseverfahren vorgestellt, welches mit Hilfe von präziser Zeitsimulation kleinste Verzögerungsfehler in kombinatorischen Schaltkreisen auch unter Variationen effizient und stabil diagnostizieren kann. Hierbei werden die initialen Fehlerkandidaten zunächst mit Hilfe von Effect-Cause Methoden reduziert und anschließend die Defektstelle, sowie die Defektgröße, durch eine selektive Simulation der verbleibenden Kandidaten mit wenigen Simulationsschritten bestimmt. Die Diagnostizierfähigkeit der Methode wird anhand von Experimenten mit gängigen Benchmark Schaltkreisen, sowie industriellen Schaltkreisen gezeigt. | de |
dc.language.iso | de | de |
dc.rights | info:eu-repo/semantics/openAccess | de |
dc.subject.ddc | 004 | de |
dc.title | Adaptive simulationsbasierte Diagnose von Verzögerungsfehlern in kombinatorischen Schaltungen | de |
dc.title.alternative | Adaptive simulation-based diagnosis of small delay faults in combinational logic circuits | en |
dc.type | masterThesis | de |
ubs.fakultaet | Fakultät Informatik, Elektrotechnik und Informationstechnik | de |
ubs.institut | Institut für Technische Informatik | de |
ubs.opusid | 7504 | de |
ubs.publikation.typ | Abschlussarbeit (Diplom) | de |
Enthalten in den Sammlungen: | 05 Fakultät Informatik, Elektrotechnik und Informationstechnik |
Dateien zu dieser Ressource:
Datei | Beschreibung | Größe | Format | |
---|---|---|---|---|
DIP_3245.pdf | 976,41 kB | Adobe PDF | Öffnen/Anzeigen |
Alle Ressourcen in diesem Repositorium sind urheberrechtlich geschützt.