Bitte benutzen Sie diese Kennung, um auf die Ressource zu verweisen: http://dx.doi.org/10.18419/opus-11643
Autor(en): Herrmann, Jona
Titel: Erweiterung des Mininet-Netzwerk-Emulators um einen zeitgesteuerten Scheduling-Mechanismus
Sonstige Titel: Extension of the Mininet network emulator with a time-aware scheduling mechanism
Erscheinungsdatum: 2021
Dokumentart: Abschlussarbeit (Bachelor)
Seiten: 77
URI: http://nbn-resolving.de/urn:nbn:de:bsz:93-opus-ds-116602
http://elib.uni-stuttgart.de/handle/11682/11660
http://dx.doi.org/10.18419/opus-11643
Zusammenfassung: In der Industrie 4.0 spielt deterministische Echtzeitkommunikation eine immer größere Rolle. Bisher wurden in der Industrie Feldbussysteme eingesetzt. Diese werden heutzutage durch die Standard-Ethernet-Technologie ersetzt. Da aber Ethernet ursprünglich keine Echtzeitfähigkeit besaß, wurde Ethernet um den Time-sensitive Networking (TSN) Standard erweitert. Dieser definiert verschiedene Verkehrsklassen und ein Zeitmultiplexing (engl. Time-division Multiple Access, TDMA), wodurch deterministische Echtzeitkommunikation erreicht werden kann. TSN-Netze können in Hardware-Testbeds oder mit Simulationen getestet werden. Der Nachteil dieser Möglichkeiten ist, dass die TSN-Hardware teuer ist und Simulationen ein abstrahiertes Modell erfordern. Deshalb wird nach einer besseren Möglichkeit zum Testen gesucht. Eine vielversprechende Methode ist dabei die Netzwerk-Emulation. Damit lassen sich reale Anwendungen durch in Software emulierter TSN-Hardware testen. Ziel dieser Arbeit ist daher die Erweiterung des aus dem Software-defined Networking-(SDN)-Umfeld bekannten Mininet Netzwerk-Emulators um TSN-Funktionalität, insbesondere den Time-aware Shaper (TAS). Hierfür soll die Time-aware-Priority-Shaper (TAPRIO) Queueing-Discipline (Qdisc), welche eine Linux-Software-Implementierung des TAS ist, in Mininet integriert werden. Mithilfe von Mininet können somit Link-Eigenschaften wie Link-Verzögerung und Datenrate und mit TAPRIO das TSN-Scheduling emuliert werden, sodass auf einem Rechner TSN-Netze analysiert und getestet werden können. Es werden dazu verschiedene Design-Alternativen verglichen und implementiert sowie deren Eigenschaften in Experimenten analysiert.
Enthalten in den Sammlungen:05 Fakultät Informatik, Elektrotechnik und Informationstechnik

Dateien zu dieser Ressource:
Datei Beschreibung GrößeFormat 
BA_Herrmann.pdf1,76 MBAdobe PDFÖffnen/Anzeigen


Alle Ressourcen in diesem Repositorium sind urheberrechtlich geschützt.